hoanganh_vu
New Member
Download miễn phí Đề tài Thiết kế bộ chuyển đổi DAC sử dụng bộ điều chế Delta Sigma
MỤC LỤC
1. Tổng quan 2
1.1. Bộ chuyển đổi Digital to Analog. 2
1.1.1 . Các loại chuyển đổi tín hiệu số sang tín hiệu tương tự. 3
1.1.2. Thông số của DAC. 10
1.1.3. Lý thuyết về bộ Delta Sigma. 11
1.1.4. Integrator. 15
1.1.5. Sample and Hold. 17
1.2. Delta Sigma modulator. 18
1.2.1. Delta Sigma. 18
1.2.2. Bitstream. 19
2. Methodology 20
3. Tools. 22
3.1. Simulink 22
3.1.1. Khởi động Simulink. 23
3.1.2. Sử dụng. 23
3.2. Cadence Design Environment. 25
3.2.1. Transistor level schematic. 27
3.2.2. Symbol creation 29
3.2.3. Simulation. 31
3.2.4. Virtuoso Layout Editor. 34
4. THIẾT KẾ VÀ MÔ PHỎNG CÁC KHỐI TRÊN CADENCE 37
4.1. Mở đầu 37
4.2. Modulator bậc 1 37
4.3. Thiết kế Digital Delta Sigma Mdulator bậc 1 39
4.3.1. Thiết kế khối logic 40
4.4. Thiết kế bộ analog low pass filter 64
4.4.1. Operational Amplifier (Op-amp) 64
4.4.2. Integrator 69
4.4.3. Sample and hold 74
5. THIẾT KẾ VÀ MÔ PHỎNG TRÊN MATLAB 74
5.1. Chức năng của một số khối sử dụng. 74
5.1.1. Constant. 74
5.1.2. Scope. 74
5.1.3. Unit delay. 75
5.1.4. Sum. 76
5.1.5. Integrator. 76
5.1.6. Sample and hold. 77
5.1.7. Product. 78
5.2. Bộ chuyển đổi DAC sử dụng Delta Sigma. 80
http://s1.luanvan.co/qYjQuXJz1boKCeiU9qAb3in9SJBEGxos/swf/2013/06/23/de_tai_thiet_ke_bo_chuyen_doi_dac_su_dung_bo_dieu.COqNb6vSTa.swf luanvanco /luan-van/de-tai-ung-dung-tren-liketly-31325/
Để tải bản Đầy Đủ của tài liệu, xin Trả lời bài viết này, Mods sẽ gửi Link download cho bạn sớm nhất qua hòm tin nhắn.
Ai cần download tài liệu gì mà không tìm thấy ở đây, thì đăng yêu cầu down tại đây nhé:
Nhận download tài liệu miễn phí
Tóm tắt nội dung tài liệu:
.................................................................. 374.2. Modulator bậc 1 .................................................................................................... 37
4.3. Thiết kế Digital Delta Sigma Mdulator bậc 1 ....................................................... 39
4.3.1. Thiết kế khối logic ......................................................................................... 40
4.4. Thiết kế bộ analog low pass filter .......................................................................... 64
4.4.1. Operational Amplifier (Op-amp) .................................................................... 64
4.4.2. Integrator ........................................................................................................ 69
4.4.3. Sample and hold ............................................................................................. 74
5. THIẾT KẾ VÀ MÔ PHỎNG TRÊN MATLAB .......................................................... 74
5.1. Chức năng của một số khối sử dụng. ..................................................................... 74
5.1.1. Constant. ......................................................................................................... 74
5.1.2. Scope. .............................................................................................................. 74
5.1.3. Unit delay. ....................................................................................................... 75
5.1.4. Sum. ............................................................................................................... 76
5.1.5. Integrator. ........................................................................................................ 76
5.1.6. Sample and hold. ............................................................................................. 77
5.1.7. Product. ........................................................................................................... 78
5.2. Bộ chuyển đổi DAC sử dụng Delta Sigma. ........................................................... 80
2
Hình ảnh
Hình1. 1 Sự tương quan giữa DAC và ADC ...................................................................... 4
Hình1. 2 DAC dùng điện trở có trọng số nhị phân. ............................................................ 6
Hình1. 3 DAC R/2R ladder ................................................................................................. 7
Hình1. 4 DAC với dòng điện ở ngõ ra. ............................................................................... 9
Hình1. 5 Bộ chuyển đổi dòng thành điện thế.................................................................... 10
Hình1. 6 DAC với mạng điện trở hình thang................................................................... 11
Hình1. 7 Bộ Delta Sigma 3 bits ........................................................................................ 14
Hình1. 8 Ngõ ra mạch tích phân tại thời gian t ................................................................ 17
Hình1. 9Mạch tích phân lý tưởng ..................................................................................... 18
Hình 2. 1 Sơ đồ khối của bộ Delta Sigma ......................................................................... 20
Hình 3. 1 Giao diện mới khởi động Simulink ................................................................... 25
Hình 3. 2 Giao diện làm việc ............................................................................................ 26
Hình 3. 3 Flow thiết kế trong Cadence ............................................................................. 27
Hình 3. 4Giao diện làm việc Schematic............................................................................ 29
Hình 3. 5 Giao diện làm việc Symbol ............................................................................... 31
Hình 3. 6 Enviroment trong quá trình mô phỏng .............................................................. 32
Hình 3. 7 Simulator/Directory/Host .................................................................................. 33
Hình 3. 8 Model Libraries ................................................................................................. 33
Hình 3. 9 Selecting the analysis ........................................................................................ 34
Hình 3. 10 Giao diện làm việc Layout .............................................................................. 35
Hình 3. 11 LSW ................................................................................................................ 36
Hình4. 1 Sơ đồ khối bộ converter ..................................................................................... 37
Hình4. 2 Sơ đồ khối của Delta Sigma bậc một ................................................................. 38
Hình4. 3 Sơ đồ Schematic của bộ Delta Sigma 8bit ......................................................... 39
Hình4. 4 Schematic cổng NOT ......................................................................................... 41
Hình4. 5 Symbol cổng NOT ............................................................................................. 41
Hình4. 6 Dạng sóng cổng NOT ........................................................................................ 42
Hình4. 7 Layout cổng NOT .............................................................................................. 42
Hình4. 8 Kết quả check LVS cổng NOT .......................................................................... 43
Hình4. 9 Vtriple của cổng NOT ........................................................................................ 44
Hình4. 10 Schematic cổng NOR ...................................................................................... 45
Hình4. 11 symbol cổng NOR............................................................................................ 45
Hình4. 12 Simulation cổng NOR ...................................................................................... 46
Hình4. 13 Layout cổng NOR ............................................................................................ 46
Hình4. 14 Kết quả check LVS cổng NOR ........................................................................ 47
Hình4. 15 schematic cổng NAND .................................................................................... 48
Hình4. 16 symbol cổng NAND ........................................................................................ 49
Hình4. 17 simulation cổng NAND ................................................................................... 49
Hình4. 18 Layout cổng NAND ......................................................................................... 50
Hình4. 19 Kết quả check LVS của cổng NAND .............................................................. 51
Hình4. 20 Symbol cổng NAND3 ...................................................................................... 52
Hình4. 21 schematic cổng NAND 3 ................................................................................. 53
Hình4. 22 simulation của cổng NAND 3 .......................................................................... 53
3
Hình4. 23 Layout cổng NAND 3 ...................................................................................... 54
Hình4. 24 schematic cổng XOR ....................................................................................... 55
Hình4. 25 symbol cổng XOR............................................................................................ 56
Hình4. 26 simulation cổng XOR ...................................................................................... 56
Hình4. 27 Layout cổng Xor .............................................................................................. 57
Hình4. 28 kết quả check LVS ........................................................................................... 57
Hình4. 29 Giản đồ Karnough của Full Adder ................................................................... 58
Hình4. 30 Schematic của mạch Full-Adder ...................................................................... 59
Hình4. 31 Symbol của mạch Full-Adder .......................................................................... 59
Hình4. 32 simulation mạch Full-Adder ............................................................................ 60
Hình4. 33 L...